设为首页  加入收藏
今天是:
网站首页 公司简介 产品展示 系统应用 新闻动态 产品知识 质量保证 惠顾留言 联系方式
BDKJ-TSF-I型 电力滤波补偿装置
BDKJ-TSF-II型 电力滤波补偿装置
BDKJ-TSC 滤波无功补偿装置
BDKJ-TC 智能无功补偿装置
BDKJ-LC-I型 电力滤波补偿装置
BDKJ-LC-II型电力滤波补偿装置
BDKJ-FC I型补偿装置
BDKJ-FC II型补偿装置
BDKJ-APF有源电力滤波装置
智能滤波补偿单元
DBKJ-JC型在线式电能质量监测系统
BDKJ-WT电力工业无线温度监控系统
BDKJ-JX微机消谐装置
BDKJ-BY便携式谐波分析仪
保定市北电电气科技有限公司
地址:保定市高开区御风路388号
邮编:072150
电话:0312-3166712
联系人: 王经理
Email:rxdl@0312rx.com

 
首页->新闻动态
 

在FPGA器件中数字有源滤波器的设计方案

 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到数字数字有源电力滤波器,它是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应滤波器和有限长单位脉冲响应滤波器两种。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。
1 数字有源电力滤波器的设计
1.1 FIR 滤波器算法模型建立
    根据FIR滤波器原理,可以利用FPGA来实现FIR滤波电路,DSP Builder设计流程的第一步是在Matlab/Simulink中进行设计输入,即Matlab的Simulink环境中建立一个MDL模型文件,用图形方式调用Altera DSP Builder和其他的Simulink库中的图形模块,构成系统级或算法级设计框图。
1.2 基于数字有源电力滤波器的系统级仿真
    输入信号采用频率分别为f1=8KHz和f2=16KHz的两个正弦信号进行叠加,其中的仿真波形如图2所示,从FIR滤波电路的仿真结果看出,输入信号通过滤波器后输出基本上变成单频率的正弦信号,至此完成了模型仿真。
2 基于 FPGA的数字滤波器的实现
2.1 在FPGA器件中实现FIR滤波器
   用FPGA实现的数字数字有源电力滤波器处理的是数字信号,在实际应用中,首先就要用A/D转化器对模拟信号进行采样与量化。传统的方法多数是用CPU或单片机完成的,缺点是控制周期长,速度慢。而利用同步时序状态机来控制A/D采样是一种既简单可靠,又能显著提高采样周期的行之有效的方法。
   在Quartus II环境通过VHDL语言按要求设计该状态机并转换为.bsf文件;打开DSP Builder建立的Quartus II项目文件fir.qpf及fir.vhd并转换为相应的.bsf文件,由此可以得到对应设计的模块,调用这两个模块建立新的顶层原理图文件,在软件环境里通过时序仿真,指定器件管脚、进行编译、最后下载到实验箱的EP1K10TC100-3器件中。
2.2 运用Modelsim进行功能仿真
    在数字有源电力滤波器中进行的仿真是属于系统验证性质的,是对MDL文件进行的仿真,并没有对生成的VHDL代码进行过仿真。事实上,生成VHDL描述是RTL级的,是针对具体的硬件结构的,这两者之间有可能存在软件理解上的差异,转换后的VHDL代码实现可能与MDL模型描述的情况不完全相符,这就需要针对生成的RTL级VHDL代码进行功能仿真。
    我们利用Modelsim来对生成的VHDL代码进行功能仿真。设置输入输出信号均为模拟形式,出现如图3所示的仿真波形,可以看到这与Simulink里的仿真结果基本一致。即可在Quartus II环境下的硬件设计。
3 有源电力滤波器的参数设计
3.1 设计要求
     数字滤波器实际上是一个采用有限精度算法实现的线性非时变离散系统,它的设计步骤为先根据需要确定其性能指标,设计一个系统函数H(z)逼近所需要的技术指标,最后采用有限精度算法实现。本系统的设计指标为:设计一个16阶的低通FIR滤波器,对模拟信号的采样频率Fs为48KHz,要求信号的截止频率Fc=10.8kHz,输入序列为宽为9位(最宽位为符号位)。
3.2 有源电力滤波器的参数选取
    设计频率选择性数字滤波器时,通常希望能有近似恒定的频响幅度,并尽量减小通带内的相位失真,斜率为整数的线性相位对应于时域中简单的延时,他在频域中可将相位失真降低到最小的程度,用Matlab提供的滤波器设计的专门工具箱--FDAtool仿真设计滤波器,满足要求的FIR滤波器幅频特性。
   用信号发生器产生所要求的两个不同频率的正弦信号,就可以示波器上看到滤波以后的结果,需要设计不同的滤波电路时,仅修改滤波器模型文件就可以实现。可见在利用FPGA进行数字数字有源电力滤波器的开发时,采用DSP Builder作为设计工具能快捷、可靠地设计实用滤波系统。

【上一个】 如何用滤波器解决电磁兼容设计中的干扰问题 【下一个】 变频器对高次谐波危害的七种表现形式


 · 在FPGA器件中数字有源滤波器的设计方案

滤波设备 滤波装置 滤波补偿 谐波治理 滤波柜
版权所有:保定市北电电气科技有限公司
电话:0312-3166712 手机:15720000016     地址:保定市高开区御风路388号
冀ICP备06017273号 网站地图